CPLD / EPLD






Maquette d'étude à base de EPF10K20RC-240 de Altera















Caractéristiques

- carte aux dimensions A4 implantée dans une barquette empilable (rangement facile et peu volumineux
- configuration (programmation) téléchargée en RAM via le port LPTx du PC et un câble Centronics ou mémorisée dans une EEPROM série sur la carte. Le logiciel MAX2PLUS 10.2 ou QUARTUS (avec compilateur VHDL et simulateur) est GRATUIT pour une utilisation non commerciale.
 - modèle d'EPLD : EPF10K20RC240-4 :
     - 240 broches dont 189 I/O
     - 15000 à 63000 portes
     - 1152 éléments logiques LE
     - 144 LAB
     - 6 EAB 
     - 12288 bits de RAM
     - fréquence max : 95MHz




















Documents ressourcesDocuments de fabrication
Schémas et implantationFichiers Gerber



















Structures contrôlées par l'EPLD sur la carte

     - 2 horloges à quartz 18,432MHz et 25MHz sur supports DIL8
     - afficheur à cristaux liquides (modes direct et multiplexé)
     - moteur pas à pas unipolaire (avec ULN2003) et entrée optocoupleur
     - moteur DC avec contrôle du freinage (circuit spécialisé type A3953 de Allegro)
     - liaison RS232 (MAX202)
     - clavier matricé type téléphone
     - codeur incrémental mécanique
     - double CNA 8 bits 60MHz, sorties 0V/1V 50ï�— (HI5628 de Intersil). 
     - modulateur/démodulateur I/Q analogique 10,7MHz (MAX2450 de Maxim).
     - CAN 8 bits 500nS, 4 voies (AD7825BR)
     - Comparateur rapide 
     - Codec audio 16 bits avec microphone et petit haut-parleur
     - E/S audio numérique (standard CD)
     - Décodeur synchros lignes et trames vidéo (LM1881M)
     - Synthétiseur de signaux à MAX038 (sinus, carré, triangle, jusqu'à 20MHz)
     - barrette RAM SIMM 1Mo à 8Mo 32 bits
     - connecteur VGA (RGB TTL)